André Borja
USFQ
21
Coauthors
4
Documentos
1
H-index Scopus
Volumen de publicaciones por año
Cargando gráfico
Año de publicación | Num. Publicaciones |
---|---|
2019 | 1 |
2020 | 2 |
2021 | 1 |
Publicaciones por áreas de conocimiento
Cargando gráfico
Área de conocimiento | Num. Publicaciones |
---|---|
Ingeniería electrónica | 4 |
Simulación por computadora | 3 |
Ciencias de la computación | 2 |
Visión por computadora | 1 |
Publicaciones por áreas temáticas
Cargando gráfico
Área temática | Num. Publicaciones |
---|---|
Ciencias de la computación | 4 |
Organizaciones generales en las Islas Británicas; en Inglaterra | 1 |
Métodos informáticos especiales | 1 |
Principales fuentes de datos
Origen | Num. Publicaciones |
---|---|
Scopus | 4 |
Google Scholar | 0 |
RRAAE | 0 |
Cargando gráfico
Coautores destacados por número de publicaciones
Coautor | Num. Publicaciones |
---|---|
Luis Miguel Prócel Moya | 4 |
Trojman L. | 4 |
Ramiro Taco | 3 |
Daniel Cárdenas | 2 |
Felipe Toscano | 1 |
Mateo Valencia | 1 |
Juan Orozco | 1 |
Mateo Bonilla | 1 |
Varengues G. | 1 |
Germán Arévalo Bermeo | 1 |
Cargando gráfico
Top Keywords
Cargando gráfico
Publicaciones del autor
720p-HD Gray-scale and Color Images Shape Recognition System Implementation on an FPGA Platform with a 1080pFull-HD HDMI Interface using a Hu Moments Algorithm
Conference ObjectAbstract: The present work implements and adapts a fast shape recognition algorithm on the Xilinx VC707 VIRTEXPalabras claves:ADV7511, Fpga, Full-HD, Gray Scale, HDL, HDMI, IIC, RGB, Shape recognitionAutores:André Borja, Daniel Cárdenas, Felipe Toscano, Luis Miguel Prócel Moya, Ramiro Taco, Trojman L.Fuentes:scopusImplementation and Comparison of a Fast Shape Recognition Algorithm using Different FPGA Platforms
Conference ObjectAbstract: In the present work, we implement and compare a fast shape recognition algorithm in two FPGA platforPalabras claves:computer vison, Fpga, HDL, Shape recognitionAutores:André Borja, Daniel Cárdenas, Germán Arévalo Bermeo, Luis Miguel Prócel Moya, Trojman L., Varengues G.Fuentes:scopusImplementation of 32nm MD5 Crypto-Processor using Different Topographical Synthesis Techniques and Comparison with 500nm Node
Conference ObjectAbstract: This work focuses on several synthetizations developed in both 32nm and 500nm technologies to evaluaPalabras claves:32nm Technology, Integrated circuit, MD5, Synopsys, Synthesis Guide, technology scaling, Topographical SynthesisAutores:André Borja, Juan José Jiménez, Luis Miguel Prócel Moya, Ramiro Taco, Silly L., Trojman L.Fuentes:scopusEffects of the technology scaling down to 28nm on Ultra-Low Voltage and Power OTA performance using TCAD simulations
Conference ObjectAbstract: In this paper, the effect on the performances of the technology scaling down to 28nm (bulk and planaPalabras claves:28nm, 90nm, Feed Forward rejection, OTA, PDK, Pseudo Differential Pair, TCAD simulation, Ultra-low power, Ultra-low voltageAutores:André Borja, Juan Orozco, Luis Miguel Prócel Moya, Mateo Bonilla, Mateo Valencia, Ramiro Taco, Trojman L.Fuentes:scopus