Diseño de un modulo de propiedades intelectual basado en FPGA para el manejo del bus I2C
Abstract:
El presente trabajo es el desarrollo de un Ipcore I2C sencillo aplicado para el control y monitoreo de un dispositivo esclavo RTC y un dispositivo maestro alojado en un FPGA de altera. Nuestra aplicación está desarrollada en 2 tarjetas; conectadas a través de los puertos de entrada/salida de propósito general. una en la que está nuestro dispositivo esclavo I2C (RTC) y la otra tarjeta será la DE2 de altera en la que estará nuestro maestro. En esta aplicación el usuario podrá setear todos los parámetros del reloj calendario como segundos, minutos, horas, día, fecha, mes y año a través de botoneras montadas en la tarjeta DE2 y visualizadas en un display también ubicadas en la tarjeta.
Año de publicación:
2018
Keywords:
- DISPOSITIVO DE CONTROL
- INGENIERIA ELÉCTRICA
- PLATAFORMA FPGA
- MONITOR I2C BUS
Fuente:

Tipo de documento:
Bachelor Thesis
Estado:
Acceso abierto
Áreas de conocimiento:
- Ingeniería electrónica
- Ingeniería electrónica
Áreas temáticas de Dewey:
- Física aplicada
- Otras ramas de la ingeniería