Osciloscopio basado en nios ii
Abstract:
El presente proyecto consiste en la implementación de un Osciloscopio, mediante el uso del núcleo NIOS II de Altera que permite implementar un computador embebido en un FPGA. Una de las principales características del procesador NIOS II es que su lógica puede ser programada en lenguaje C/ C++ mediante el uso del software NIOS II IDE, esto permite que el diseño sea comprendido y mejorado con facilidad. Para el desarrollo del proyecto se utilizó la tarjeta DE 2 de Altera, que posee un FPGA CYCLONE II que es compatible con el sistema NIOS II. Para la realización del Osciloscopio utilizamos 3 etapas: acoplamiento de la señal de entrada, conversión Analógica Digital (ADC por sus siglas en ingles) y procesamiento digital de la señal (DSP por sus siglas en inglés). En la primera etapa la señal es amplificada y acoplada para su posterior conversión digital en la segunda etapa. Finalmente esta la etapa DSP que es el corazón del sistema y cumple las siguientes funciones: interpretación de las directivas de control en la interface de usuario, control de las etapas de acoplamiento y ADC, procesamiento de la señal digital recibida por la etapa ADC, impresión final en formato VGA.
Año de publicación:
2014
Keywords:
- Fpga
- NIOS,
- Osciloscopio
- Adc
Fuente:
Tipo de documento:
Article
Estado:
Acceso abierto
Áreas de conocimiento:
- Ingeniería electrónica
Áreas temáticas:
- Física aplicada
- Métodos informáticos especiales
- Ciencias de la computación