Margala M.
20
Coauthors
7
Documentos
Volumen de publicaciones por año
Cargando gráfico
Año de publicación | Num. Publicaciones |
---|---|
2005 | 2 |
2007 | 1 |
2009 | 3 |
2010 | 1 |
Publicaciones por áreas de conocimiento
Cargando gráfico
Área de conocimiento | Num. Publicaciones |
---|---|
Arquitectura de computadoras | 5 |
Simulación por computadora | 2 |
Ciencias de la computación | 2 |
Software | 1 |
Procesamiento de señales | 1 |
Ingeniería electrónica | 1 |
Publicaciones por áreas temáticas
Cargando gráfico
Área temática | Num. Publicaciones |
---|---|
Ciencias de la computación | 6 |
Física aplicada | 3 |
Dirección general | 1 |
Programación informática, programas, datos, seguridad | 1 |
Ingeniería y operaciones afines | 1 |
Principales fuentes de datos
Origen | Num. Publicaciones |
---|---|
Scopus | 7 |
Google Scholar | 0 |
RRAAE | 0 |
Cargando gráfico
Coautores destacados por número de publicaciones
Coautor | Num. Publicaciones |
---|---|
Marco Lanuzza | 7 |
Corsonello P. | 6 |
Perri S. | 4 |
Purohit S. | 3 |
Cargando gráfico
Top Keywords
Cargando gráfico
Publicaciones del autor
Cost-effective low-power processor-in-memory-based reconfigurable datapath for multimedia applications
Conference ObjectAbstract: Multimedia applications have become a dominant computing workload for computer systems as well as foPalabras claves:Datapath, Processor-In-Memory, reconfigurable computingAutores:Corsonello P., Marco Lanuzza, Margala M.Fuentes:scopusDesign space exploration of split-path data driven dynamic full adder
ArticleAbstract: This paper presents the design, the analysis and the complete characterization of a novel split-pathPalabras claves:arithmetic circuits, Full Adder, Split-Path D3LAutores:Marco Lanuzza, Margala M., Purohit S.Fuentes:scopusA new reconfigurable coarse-grain architecture for multimedia applications
Conference ObjectAbstract: This paper presents MORA, a new coarse-grain reconfigurable architecture optimized for multimedia prPalabras claves:Autores:Corsonello P., Marco Lanuzza, Margala M., Perri S.Fuentes:scopusEnergy efficient coarse-grain reconfigurable array for accelerating digital signal processing
Conference ObjectAbstract: In this paper, the architecture of a novel reconfigurable array, optimized for high-throughput and lPalabras claves:Coarse-grain array, DSP, Reconfigurable systemsAutores:Corsonello P., Marco Lanuzza, Margala M., Perri S.Fuentes:scopusNew performance/power/area efficient, reliable full adder design
Conference ObjectAbstract: Arithmetic circuits have always played one of the most important roles in the designs of processors,Palabras claves:D3L, dynamic, full-Adder, reliability, Sub-thresholdAutores:Corsonello P., Marco Lanuzza, Margala M., Purohit S.Fuentes:scopus